高速PCB规划EMI之九大规矩

发布时间:2024-10-16 04:06:13   来源:万博max

  规划中,时钟等要害的高速信号线,走线有必要进行屏蔽处理,假设没有屏蔽或只屏蔽了部分,都会形成

  因为PCB板的密度渐渐的升高,许多PCB LAYOUT工程师在走线的过程中,很简单呈现一种失误,即时钟信号等高速信号网络,在多层的PCB走线的时分发生了闭环的成果,这样的闭环成果将发生环形天线,添加EMI的辐射强度。

  规矩二说到高速信号的闭环会形成EMI辐射,但是开环同样会形成EMI辐射。

  时钟信号等高速信号网络,在多层的PCB走线的时分一旦发生了开环的成果,将发生线形天线,添加EMI的辐射强度。

  高速信号,在层与层之间切换的时分一定要确保特性阻抗的接连,否则会添加EMI的辐射。也就是说,同层的布线的宽度有必要接连,不同层的走线阻抗有必要接连。

  相邻两层间的走线一定要遵从笔直走线的准则,否则会形成线间的串扰,添加EMI辐射。

  简而言之,相邻的布线层遵从横平竖垂的布线方向,笔直的布线能够按捺线间的串扰。

  在高速PCB规划中,线路板特性阻抗的操控和多负载状况下的拓扑结构的规划,直接决议着产品的成功仍是失利。

  图示为菊花链式拓扑结构,一般用于几Mhz的状况下为益。高速PCB规划中主张运用后端的星形对称结构。

  查看信号线的长度和信号的频率是否构成谐振,即当布线的时分的整数倍时,此布线将发生谐振,而谐振就会辐射电磁波,发生搅扰。

  一切的高速信号有必要有杰出的回流途径。尽可能地确保时钟等高速信号的回流途径最小。否则会极大的添加辐射,而且辐射的巨细和信号途径和回流途径所围住的面积成正比。

  退耦电容的摆放的方位十分的重要。摆放不合理底子起不到退耦的作用。其准则是:接近电源的管脚,而且电容的电源走线和地线所围住的面积最小。

相关文章